Trabalho 2 de Arquitetura de Computadores I

Turma 590 - 2020/2

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

**Projeto** – - Implementar a primeira versão do MIPS pipeline

**Descrição:** O objetivo desta etapa é desenvolver uma arquitetura MIPS empregando pipeline de cinco estágios. Esta implementação deverá ser uma evolução da versão multiciclo, explorada na fase anterior e **não deverá dar suporte ao tratamento de conflitos de dados ou controle.** 

A solução dos conflitos de dados deverá ser feita em software, a partir da inserção de *nops* entre instruções que tenham dependência verdadeira ou ainda através da reordenação das instruções. Solução similar deverá ser aplicada para conflito de controle, ou seja, inserindo instruções de *nop* logo após a instrução de salto para evitar que instruções incorretas sejam carregadas para o pipeline. É pressuposto que o *testbench* apresentado na primeira etapa do trabalho seja reutilizado aqui, com as inserções de *nops* necessárias para o funcionamento do mesmo.

Para o desenvolvimento do presente trabalho, foi utilizada, como base, a implementação em VHDL da MIPS multiciclo desenvolvida pelos professores Fernando Moraes e Ney Calazans, versão junho de 2020¹.

Essa primeira versão da MIPS Pipeline é, portanto, uma adaptação da MIPS muticiclo e foram feitas conforme orientações do professor César Marcon<sup>2</sup>

Em termos de instruções, apenas foram acrescentadas as linha de código necessárias à inserção da instrução NOP (que funciona como uma bolha, evitando conflitos).

As "barreiras temporais" (registradores entre os estágios do pipeline), bem como os sinais criados para propagação da informação entre elas ficarão evidentes ao se analisar os segmentos de código introduzidos no arquivo original, conforme se vê abaixo:

<sup>&</sup>lt;sup>1</sup> Disponível em <a href="http://www.inf.pucrs.br/~calazans/undergrad/orgcomp">http://www.inf.pucrs.br/~calazans/undergrad/orgcomp</a> EC/mips multi/Files MIPS-MC SingleEdge.7z, acesso em 30 de Setembro de 2020

<sup>&</sup>lt;sup>2</sup> Disponível em <a href="https://youtu.be/LGMB6kDdI-g">https://youtu.be/LGMB6kDdI-g</a>, acesso em 30 de Setembro de 2020

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

```
88
    -- Pipeline Registers
 89
      --++++++++++++
 90
 91
     type BIDI is record
 92
                   npc : std_logic_vector(31 downto 0); -- pc + 4
 93
                   IR : std logic vector(31 downto 0); -- instruction code
 94
           end record;
 95
 96
     type DIEX is record
 97
                   npc: std_logic_vector(31 downto 0); -- pc + 4
 98
                   RA : std_logic_vector(31 downto 0); -- Rs loaded value
                   RB : std logic vector(31 downto 0); -- Rt loaded value
99
100
                   IMED : std logic vector(31 downto 0); -- Immediate value
                   RS : std logic vector(4 downto 0); -- Rs address
101
102
                   RD : std_logic_vector(4 downto 0); -- Rd address
103
                   RT : std logic vector(4 downto 0); -- Rt address
104
                   uins : microinstruction;
105
               end record;
106
107
     阜
            type EXMEM is record
                  npc : std logic vector(31 downto 0); -- pc + 4
108
109
                   salta : std logic;
110
                   RALU : std logic vector(31 downto 0); -- ULA's output
111
                   adD : std logic vector (4 downto 0); -- Write Bank Address
112
                   RB : std logic vector(31 downto 0); -- Rt loaded value (for sw instructions)
113
                   uins : microinstruction;
114
               end record;
115
116
               type MEMER is record
117
                  npc : std_logic_vector(31 downto 0); -- pc + 4
                   adD : std_logic_vector(4 downto 0); -- Write Bank Address
118
                   RALU : std_logic_vector(31 downto 0); -- ULA's output
119
120
                   MDR : std_logic_vector(31 downto 0); -- read memory value
121
                   uins : microinstruction;
122
               end record;
123
124
      end p MIPS Pipeline;
```

Figura 1.Registradores do Pipeline

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

process(ck, rst)
begin
 if rst = '1' then
 bidi.npc <= (others=>'0');
 bidi.IR <= (others=>'0');
 elsif ck'event and ck = '0' then
 bidi.npc <= incpc; -- store in the pipeline register pc + 4
 bidi.IR <= instruction; -- store in the pipeline register instruction code end if;
end process;</pre>

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

```
if rst = 'l' then
   diex.npc <= (others=>'0');
   diex.RD <= (others=>'0');
   diex.RT <= (others=>'0');
   diex.RS <= (others=>'0');
   diex.RA <= (others=>'0');
   diex.RB <= (others=>'0');
   diex.IMED <= (others=>'0');
    -- uins rst
   diex.uins.inst branch <= '0';
   diex.uins.inst_grupol <= '0';</pre>
   diex.uins.inst_grupoI <= '0';</pre>
diex.uins.wreg <= '0';
diex.uins.ce <= '0';
diex.uins.rw <= '0';
diex.uins.bw <= '1';
diex.uins.i <= NOP;
elsif ck'event and ck = '0' then
   diex.uins <= uins;
    diex.npc <= bidi.npc;
   diex.RD <= IR(15 downto 11);</pre>
   diex.RT <= IR(20 downto 16);</pre>
   diex.RS <= IR(25 downto 21);</pre>
   diex.RA <= R1;</pre>
   diex.RB <= R2;
   diex.IMED <= cte_im;</pre>
end if;
```

end process;

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

```
-- EX/MEM Pipeline Register
process(ck, rst)
begin
     if rst = 'l' then
          exmem.npc <= (others=>'0');
          exmem.salta <= '0';
          exmem.RALU <= (others=>'0');
         exmem.adD <= (others=>'0');
         exmem.RB <= (others=>'0');
          -- uins rst
         exmem.uins.inst branch <= '0';
          exmem.uins.inst_grupol <= '0';</pre>
          exmem.uins.inst_grupoI <= '0';</pre>
          exmem.uins.wreg <= '0';
          exmem.uins.ce <= '0';
          exmem.uins.rw <= '0';
          exmem.uins.bw <= '1';
          exmem.uins.i <= NOP;
     elsif ck'event and ck = '0' then
          exmem.npc <= diex.npc;
         exmem.salta <= salta;
         exmem.RALU <= RALU;
         exmem.adD <= adD;
          exmem.RB <= diex.RB;
          exmem.uins <= diex.uins;
     end if;
end process;
```

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

```
-- MEM/ER Pipeline Register
process(ck, rst)
begin
     if rst = '1' then
          memer.npc <= (others=>'0');
          memer.RALU <= (others=>'0');
          memer.adD <= (others=>'0');
          memer.MDR <= (others=>'0');
          -- uins rst
          memer.uins.inst branch <= '0';
          memer.uins.inst grupol <= '0';
          memer.uins.inst grupoI <= '0';
          memer.uins.wreg <= '0';</pre>
          memer.uins.ce <= '0';
          memer.uins.rw <= '0';
          memer.uins.bw <= '1';
          memer.uins.i <= NOP;
     elsif ck'event and ck = '0' then
         memer.npc <= exmem.npc;</pre>
          memer.RALU <= exmem.RALU;
          memer.adD <= exmem.adD;</pre>
          memer.MDR <= mdr int;
          memer.uins <= exmem.uins;
     end if;
end process;
```

As figuras acima não exaurem o conjunto das adaptações feitas, mesmo porque uma descrição completa requereria a análise minuciosa de cada linha de código, mas servem para dar uma ideia geral das modificações realizadas.

Cumpre ressaltar, todavia, que o banco de registradores foi modificado para dar suporte ao modelo mestre-escravo, possibilitando que leitura e escrita no Banco de Registradores sejam feitas no mesmo período do ciclo de relógio – uma em nível lógico alto, outra no baixo.

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

Executados os programas na MIPS multiticlo e na MIPS pipeline, obtivemos os seguintes gráficos<sup>3</sup>:





No primeiro, estudam-se as diferentes implementações em duas curvas distintas, analisando-se sua evolução ao longo dos programas. No segundo, Os programas é que são representados em curvas, correspondendo a metade

<sup>&</sup>lt;sup>3</sup> Os *prints* com os resultados dos tempos de execução podem ser encontrados no arquivo .zip em que está este relatório está inserido.

Professor: Cesar Augusto Missio Marcon Alunos: Diego Henrique Oliveira; Ícaro Stumpf

esquerda do gráfico à execução deles na implementação multiciclo e a direita à pipeline sem tratamento de conflitos.

Percebe-se que essa primeira versão da MIPS pipeline possui desempenho superior (menor tempo de execução) em todos os programas estudados e, enquanto a melhoria é discreta nos programas 1 e 3, no programa 2 (ordenação de vetores), ela é bastante significativa.